RnDCircle Logo
arrow left icon

CMOS Analog/Mixed Circuit Design Laboratory

광운대학교 본교(제1캠퍼스)
오태현 교수 전자공학과

Electrical and Electronic Engineering
전자전기공학

연구실 소개

CMOS Analog/Mixed Circuit Design Laboratory는 전자공학과 내에서 혼합 신호 회로 설계, 고속 IO 트랜시버 IC 설계, 클럭 생성 집적 회로 설계와 같은 연구 분야에서 뛰어난 성과를 보이고 있습니다. 최근 3년간 본 연구실은 65 nm CMOS 공정을 이용한 6 Gb/s 레퍼런스 없는 CDR, 12.2 GHz 저전력/저지터의 올 디지털 PLL, 4.1 mA 적응형 듀티 사이클 보정 루프 등 여러 혁신적인 연구를 발표하였습니다. 특히, 2018년에는 저전력 메모리 인터페이스를 위한 0.5-4.4 Gbps PAM4/NRZ 듀얼 모드 트랜시버를 개발하여 주목받았습니다. 이러한 연구 성과는 다양한 기업들과의 협업을 통해 R&D 프로젝트로 이어지고 있으며, 기술적 설계 성능 문제 해결과 비메모리 시스템 IC 설계에서 중요한 역할을 하고 있습니다.
혼합 신호 회로 설계
고속 IO 트랜시버 IC 설계
클럭 생성 집적 회로 설계

연구 분야

light bulb icon고속 데이터 복구 시스템 연구

고속 데이터 통신 환경에서의 신뢰성 있는 데이터 복구를 위한 시스템 설계와 관련된 연구를 진행하고 있습니다. 특히, 세그먼트 슬루-레이트 제어 회로를 이용한 고속 클럭 및 데이터 복구 시스템을 설계하여 높은 선형성을 달성하고, 65 nm CMOS 공정을 사용하여 효율성을 극대화하고 있습니다. 다양한 고속 인터페이스 표준에 부합하는 시스템을 개발하여 산업계의 수요를 충족시키고자 합니다.

light bulb icon저전력 저지터 클럭 생성회로 연구

저전력 및 저지터 특성을 갖춘 클럭 생성회로 설계에 중점을 두고 연구하고 있습니다. 패턴 메모라이징 셀을 이용한 12.2 GHz의 전 디지털 PLL을 개발하여 낮은 전력 소비와 낮은 지터를 동시에 달성하였으며, 65 nm CMOS 공정을 활용하여 성능을 최적화하였습니다. 이러한 기술은 고성능 저전력 통신 시스템에 널리 적용될 수 있습니다.

lock blue icon
지금 바로 로그인하고
핵심 연구 분야를 확인해보세요

주요 논문

1
Linear Characteristic Analysis of High-Resolution Counter-Based Frequency Dector in Type-I Digital PLL
Taehyoun Oh, Joonho Gil, Ramesh Harjani
IEEE Transactions on Circuits and Systems-II, Express Briefs
2022
2
Pseudo-Reference Counter-Based Frequency-Locked Loop for 6 Gb/s Reference-Less CDR in 65 nm CMOS
Sanggeun Lee, Ramesh Harjani, Taehyoun Oh
IEEE Transactions on Circuits and Systems-II, Express Briefs
2022
3
High-Speed Clock and Data Recovery System with Segmented Slew-Rate Control Circuit for High-Linearity in 65 nm CMOS Process
Kyunghwan Min, Sanggeun Lee, Taehyoun Oh
IEIE Journal of Semiconductor Technology and Science
2021
4
12.2 GHz All-Digital PLL with Pattern Memorizing Cells for Low Power/Low Jitter using 65 nm CMOS Process
Sanggeun Lee, Taehyoun Oh
IEIE Journal of Semiconductor Technology and Science
2021
5
12 Gbit/s 3-Tap FFE Half-Rate Transmitter with Low Jitter Clock Buffering Scheme
Kyungseok Park, Taehyoun Oh
IET Electronics Letters
2019
lock blue icon
지금 바로 로그인하고
최신 연구 성과를 확인해보세요
CMOS Analog/Mixed Circuit Design Laboratory
광운대학교 본교(제1캠퍼스) 전자공학과
오태현 교수
연구실 미공개 시장의
프로젝트 이력 조회부터
맞춤 정부 과제 추천까지
기술 경쟁력과 새로운 성장 동력
확보를 위한 솔루션을 제공합니다
맞춤 R&D 정보 확인하기
이런 정보까지 확인할 수 있어요!
혹시 교수님 본인이신가요?
나의 연구실 정보 수정하러가기