메모리 분할은 하나의 메모리가 아닌 두 개 또는 그 이상의 메모리를 이용하여 전력 소모를 줄이는 저전력 기법 중 하나이다. 본 논문에서는 SRAM 분할 시 발생하는 deselected power를 줄이기 위한 SRAM 분할 구조를 제안한다. Deselected power는 SRAM이 활성화되지 않았을 때, 주소나 데이터 입력 신호에서 변화가 발생하여 소모되는 동적 전력이다. 실험에서는 32KB 크기에 대해 다양한 크기의 SRAM 이용 시의 면적과 메모리 접근 패턴에 따른 전력 소모에 대한 분석을 진행한다. 그리고 제안하는 SRAM 분할 구조를 OpenRISC 프로세서의 캐시 데이터 메모리에 적용하고 CoreMark 벤치마크 소프트웨어 수행 시의 전력 소모를 비교한다. OpenRISC에 적용한 결과는 8개의 4KB SRAM 사용 시 면적은 27%가 증가하지만, 전력 소모는 명령어 캐시와 데이터 캐시의 데이터 메모리에서 각각 41%와 50%만 소모하여 전체 소모 전력도 23%가 감소하였다.