Single-power CMOS beta ray sensor with reduced capacitive coupling noise
연구 내용
단일전원 CMOS 베타선 센서에서 정전용량 커플링에 의해 유입되는 잡음을 저감하는 센싱 구조와 회로 설계를 수행하는 연구
본 분야는 베타선 검출을 위한 단일전원 CMOS 센서에서 정전용량 커플링에 의해 발생하는 신호-잡음 열화를 줄이는 데 초점을 둡니다. 정전용량 커플링 경로를 고려하여 센싱 구조와 프론트엔드 회로의 동작 조건을 재정의하고, 커플링 잡음이 출력에 반영되는 양상을 줄이는 설계 전략을 적용합니다. 이를 통해 전자회로 관점에서 센서 감도와 동작 안정성을 동시에 확보하는 방향으로 연구를 수행합니다.
관련 연구 성과
관련 논문
1편
관련 특허
0건
관련 프로젝트
0건
연구 흐름
해당 주제는 2021년에 단일전원 CMOS 베타선 센서를 대상으로 정전용량 커플링 잡음 저감 설계를 수행했습니다. 이후 연구 축은 메모리 기반 인메모리 연산 가속 및 MTP/NVM IP 신뢰성으로 이동하며, 회로 설계 역량을 전압 구동·펌핑·레벨 검출·테스트 검증 체계까지 확장하는 흐름으로 이어졌습니다. 현재는 센서 회로에서 확보한 잡음 원인 기반 설계 관점을 메모리와 PIM 하드웨어의 동작 정확도 개선에도 적용하는 방향을 검토하고 있습니다.
활용 가능성
활용 가능성은 알앤디써클 특화 AI 에이전트가 생성한 내용으로, 실제 연구 가능 여부는 연구실과의 논의가 필요합니다.
관련 논문
구분
제목
Design of Single Power CMOS Beta Ray Sensor Reducing Capacitive Coupling Noise