포항공과대학교 전자전기공학과 강석형 교수
CAD & SoC Design Lab(POSTECH)은 시스템 반도체 설계와 전자설계자동화(EDA) 분야에서 세계적인 연구 역량을 보유한 연구실입니다. 본 연구실은 SoC(System-on-Chip) 설계, 하드웨어/소프트웨어 코디자인, 저전력 설계, 설계 방법론, 이미지 프로세싱 등 다양한 분야를 아우르며, 최신 반도체 및 전자공학 기술을 선도하고 있습니다. 특히, 복잡한 시스템의 요구사항을 만족시키기 위해 하드웨어와 소프트웨어의 통합 설계 방법론을 적극적으로 연구하고 있으며, 실제 산업 현장에서 요구되는 고신뢰성, 저전력, 고성능 시스템 구현에 기여하고 있습니다. 최근에는 인공지능(AI) 기술을 접목한 전자설계자동화(EDA)와 AI 하드웨어 설계 분야로 연구를 확장하고 있습니다. AI 기반 EDA는 회로 합성, 배치 및 배선, 타이밍 분석 등 복잡한 설계 과정을 자동화하여 설계 품질과 생산성을 크게 향상시키고 있습니다. 본 연구실은 강화학습, 딥러닝 등 최신 AI 기법을 활용하여 아날로그 회로 최적화, 배치 및 라우팅, 전력 관리 정책 등 다양한 설계 문제를 혁신적으로 해결하고 있습니다. 또한, 삼진 논리 회로(ternary logic circuit)와 같은 차세대 회로 기술 개발에도 앞장서고 있습니다. 삼진 논리 회로는 기존 이진 논리 회로에 비해 정보 표현의 효율성과 집적도를 높일 수 있어, 저전력 고효율 반도체 시스템 구현에 중요한 역할을 하고 있습니다. 본 연구실은 삼진 SRAM, 삼진 곱셈기, 삼진-이진 변환기 등 다양한 응용 회로 설계와 관련 특허를 다수 보유하고 있습니다. 다양한 정부 및 산업체 과제를 수행하며, AI 반도체, 양자컴퓨터, PIM(Processing-In-Memory), 신경망 가속기, 자율주행 로봇 등 첨단 산업 분야와의 연계를 강화하고 있습니다. 이를 통해 연구 성과의 실질적인 제품화와 상용화를 적극적으로 추진하고 있습니다. 또한, 국내외 학술대회에서 다수의 수상 경력과 논문 발표를 통해 연구실의 우수성을 입증하고 있습니다. 앞으로도 CAD & SoC Design Lab은 반도체 설계, 전자설계자동화, AI 하드웨어, 차세대 논리 회로 등 다양한 분야에서 창의적이고 혁신적인 연구를 지속할 계획입니다. 이를 통해 미래 반도체 산업을 선도하고, 글로벌 경쟁력을 갖춘 연구 인재 양성에 기여할 것입니다.
대표 연구 분야 확인하기