RnDCircle Logo
강석형 연구실
포항공과대학교 전자전기공학과
강석형 교수
기본 정보
연구 분야
프로젝트
발행물
구성원

강석형 연구실

포항공과대학교 전자전기공학과 강석형 교수

강석형 연구실은 포항공과대학교 전자전기공학과를 기반으로 VLSI 설계와 CAD 자동화, 저전력 회로 및 다치논리, AI 반도체와 PIM 아키텍처를 중점적으로 연구하며, 반도체 설계 방법론부터 신경망 가속기, 메모리 중심 컴퓨팅, 차세대 논리회로 구현까지 폭넓은 집적회로 핵심 기술을 개발하고 있다.

대표 연구 분야
연구 영역 전체보기
VLSI 설계 및 CAD 자동화 thumbnail
VLSI 설계 및 CAD 자동화
주요 논문
5
논문 전체보기
1
article
|
인용수 3
·
2025
Sub-unit-cell-segmented ferroelectricity in brownmillerite oxides by phonon decoupling
Jinhyuk Jang, Yeongrok Jin, Yeon‐Seo Nam, Heung‐Sik Park, Jaegyu Kim, Kyeong Tae Kang, Y. W. So, Jiwoung Choi, Young Jai Choi, Jae-Hyeok Shim, Panithan Sriboriboon, Dong Kyu Lee, Kyoung‐June Go, Gi‐Yeop Kim, Seungbum Hong, Jun Hee Lee, Daesu Lee, Myung‐Geun Han, Junwoo Son, Yunseok Kim, Hiroki Taniguchi, Seokhyeong Kang, Jang‐Sik Lee, He Tian, Chan‐Ho Yang, Yimei Zhu, Sang‐Wook Cheong, Woo Seok Choi, Jaekwang Lee, Si‐Young Choi
IF 38.5
Nature Materials
https://doi.org/10.1038/s41563-025-02233-7
Ferroelectricity
Brownmillerite
Phonon
Materials science
Decoupling (probability)
Condensed matter physics
Unit (ring theory)
Chemical physics
Crystallography
Optoelectronics
2
article
|
hybrid
·
인용수 20
·
2024
Junctionless Negative‐Differential‐Resistance Device Using 2D Van‐Der‐Waals Layered Materials for Ternary Parallel Computing
Taeran Lee, Kil‐Su Jung, Seunghwan Seo, Jun‐Seo Lee, Jihye Park, Jihye Park, Su-Min Kang, Jeongwon Park, Jeongwon Park, Juncheol Kang, Ho‐Geun Ahn, Suhyun Kim, Hae Won Lee, Doyoon Lee, Ki Seok Kim, Hyunseok Kim, Keun Heo, Sunmean Kim, Sang‐Hoon Bae, Seokhyeong Kang, Kibum Kang, Jeehwan Kim, Jin‐Hong Park, Jin‐Hong Park
IF 26.8
Advanced Materials
Negative-differential-resistance (NDR) devices offer a promising pathway for developing future computing technologies characterized by exceptionally low energy consumption, especially multivalued logic computing. Nevertheless, conventional approaches aimed at attaining the NDR phenomenon involve intricate junction configurations and/or external doping processes in the channel region, impeding the progress of NDR devices to the circuit and system levels. Here, an NDR device is presented that incorporates a channel without junctions. The NDR phenomenon is achieved by introducing a metal-insulator-semiconductor capacitor to a portion of the channel area. This approach establishes partial potential barrier and well that effectively restrict the movement of hole and electron carriers within specific voltage ranges. Consequently, this facilitates the implementation of both a ternary inverter and a ternary static-random-access-memory, which are essential components in the development of multivalued logic computing technology.
https://doi.org/10.1002/adma.202310015
Ternary operation
Materials science
Capacitor
Semiconductor
van der Waals force
Voltage
Nanotechnology
Channel (broadcasting)
Differential (mechanical device)
Logic gate
3
article
|
hybrid
·
인용수 29
·
2022
Demonstration of Anti-ambipolar Switch and Its Applications for Extremely Low Power Ternary Logic Circuits
Yongsu Lee, Sunmean Kim, Ho‐In Lee, Seung Mo Kim, Soyoung Kim, Kiyung Kim, Heejin Kwon, Hae‐Won Lee, Hyeon Jun Hwang, Seokhyeong Kang, Byoung Hun Lee
IF 16
ACS Nano
Anti-ambipolar switch (AAS) devices at a narrow bias region are necessary to solve the intrinsic leakage current problem of ternary logic circuits. In this study, an AAS device with a very high peak-to-valley ratio (∼10<sup>6</sup>) and adjustable operating range characteristics was successfully demonstrated using a ZnO and dinaphtho[2,3-<i>b</i>:2',3'-<i>f</i>]thieno[3,2-<i>b</i>]thiophene heterojunction structure. The entire device integration was completed at a low thermal budget of less than 200 °C, which makes this AAS device compatible with monolithic 3D integration. A 1-trit ternary full adder designed with this AAS device exhibits excellent power-delay product performance (∼122 aJ) with extremely low power (∼0.15 μW, 7 times lower than the reference circuit) and lower device count than those of other ternary device candidates.
https://doi.org/10.1021/acsnano.2c03523
Ambipolar diffusion
Ternary operation
Electronic circuit
Logic gate
Materials science
Logic family
Power (physics)
Nanotechnology
Electrical engineering
Computer science
정부 과제
26
과제 전체보기
1
2026년 2월-2029년 2월
|2,200,000,000
확장형 양자컴퓨터 기술융합 플랫폼 센터
본 센터는 대량의 물리큐비트를 사용자가 프로그래밍을 통해 운용할 수 있는 범용 양자 컴퓨터의 구현에 필요한 전반의 연구를 수행하며, 확장 가능한 시스템을 위해, 양자컴퓨터를 구성하는 전 하드웨어 영역에서 모듈화/규격화/집적화 기술을 연구한다. 구체적으로는 센터의 6대 대표성과 중 3개의 성과(양자제어 Cryo-CMOS, 대규모 이온포획 시스템, 양자모사 C...
양자컴퓨터
직접회로
컴퓨터시스템
큐비트
트랜스몬
2
2024년 2월-2029년 2월
|3,550,630,000
첨단산업특성화대학원지원(반도체)
국내 반도체 패키징 산업 분야의 경쟁력 확보를 위한 혁신적 고급 석박사 인재 양성* 1년차 목표- 반도체공학과의 패키징 특화 분야 교육과 연구 활성화를 위한 인프라 확보- 반도체 패키징 특화 3대 교육 커리큘럼 개발- 기업 수요 반영 산학프로젝트 (5건 이상, 참여인원 20명 이상)*2년차 목표- 반도체 패키징 특화 3대 교육 커리큘럼 개발 및 체계 구축-...
반도체공학
고급인력양성
반도체 패키징 소재
반도체 패키징 공정
반도체 패키징 설계
3
2023년 3월-2026년 12월
|1,086,000,000
AI 프로세서의 데이터 특성과 데이터 접근 특성에 최적화한 비휘발성 PIM용 메모리 모듈 및 메모리 컴파일러 개발
최근 Deep Neural Network(DNN)의 급격한 발전으로 인공지능 AI를 가속시킬 수 있는 AI 반도체에 대한 수요가 증가하고 있음. 이러한 AI 반도체를 고성능 동작 구현을 위한 휘발성 메모리 기반 PIM 외에도, IoT(Internet of Things)와 같이 저전력 향 임베디드 환경에서도 적용하고자 하는 저전력 향으로 비휘발성 메모리 기반...
인메모리컴퓨팅
캐드
인공지능 가속기
비휘발성 메모리
SoC 검증
최신 특허
특허 전체보기
상태출원연도과제명출원번호상세정보
공개2024전기적 디자인 변수를 이용한 강화학습 기반의 아날로그 회로 최적화 방법 및 이를 수행하는 시스템1020240070997
공개2024가지치기 및 양자화를 이용한 트랜스포머 가속 방법 및 그 장치1020240051528
공개2024컴퓨팅 시스템, 신경망 훈련 및 압축 방법, 및 신경망 연산 가속기1020240036087
전체 특허

전기적 디자인 변수를 이용한 강화학습 기반의 아날로그 회로 최적화 방법 및 이를 수행하는 시스템

상태
공개
출원연도
2024
출원번호
1020240070997

가지치기 및 양자화를 이용한 트랜스포머 가속 방법 및 그 장치

상태
공개
출원연도
2024
출원번호
1020240051528

컴퓨팅 시스템, 신경망 훈련 및 압축 방법, 및 신경망 연산 가속기

상태
공개
출원연도
2024
출원번호
1020240036087